1 620
modifications
(6 versions intermédiaires par le même utilisateur non affichées) | |||
Ligne 4 : | Ligne 4 : | ||
=== Vérification en NAND === | === Vérification en NAND === | ||
D'un côté, la puce mémoire NAND ROM présente à l'offset 0x804 un identifiant de modèle: | D'un côté, la puce mémoire NAND ROM présente à l'offset 0x804 un identifiant de modèle: | ||
* 0x0C | * 0x0C : TI-Nspire CAS (Clickpad et Touchpad) mais aussi TI-Nspire CAS+ | ||
* 0x0D | * 0x0D : TI-Nspire Lab Cradle | ||
* 0x0E | * 0x0E : TI-Nspire (Clickpad et Touchpad) | ||
* 0x0F | * 0x0F : TI-Nspire CX CAS | ||
* 0x10 | * 0x10 : TI-Nspire CX | ||
* 0x11 | * 0x11 : TI-Nspire CM-C CAS | ||
* 0x12 | * 0x12 : TI-Nspire CM-C | ||
* 0x1C : TI-Nspire CX II CAS / TI-Nspire CX II-T CAS / TI-Nspire CX II-C CAS | |||
* 0x1D : TI-Nspire CX II | |||
* 0x1E : TI-Nspire CX II-T | |||
La puce NAND peut être reprogrammée, ces valeurs sont donc potentiellement modifiables. <br> | La puce NAND peut être reprogrammée, ces valeurs sont donc potentiellement modifiables. <br> | ||
Ligne 1 269 : | Ligne 1 272 : | ||
| / | | / | ||
| / | | / | ||
|- | |||
| 4.5.1.5 | |||
| | |||
| | |||
| | |||
| | |||
| | |||
| | |||
| / | |||
| / | |||
|} | |||
=== Les OS TI-Nspire CX II: === | |||
{| class="wikitable sortable" | |||
! OS TI-Nspire CX II | |||
! OS minimum installable | |||
! Date compilation | |||
! Boot Loader inclus | |||
! OS Loader inclus | |||
! Installer inclus | |||
|- | |||
| 5.0.0.1407 | |||
| | |||
| | |||
| 5.0.0.89 ? | |||
| 5.0.0.89 ? | |||
| 5.0.0.89 ? | |||
|- | |||
| 5.0.0.1450 | |||
| | |||
| | |||
| 5.0.0.89 (II-T: 5.0.0.98) | |||
| 5.0.0.89 ? | |||
| 5.0.0.89 ? | |||
|- | |||
| 5.0.0.1509 | |||
| | |||
| 08/02/2019 | |||
| 5.0.0.89 | |||
| 5.0.0.89 | |||
| 5.0.0.89 | |||
|- | |||
| 5.1.0.177 | |||
| 5.1.0.177 | |||
| 28/06/2019 | |||
| 5.1.0.104 | |||
| 5.1.0.104 | |||
| 5.1.0.104 | |||
|} | |} | ||
modifications